특허명 | 락킹 상태 검출기 및 이를 포함하는 DLL 회로 | ||
출원인 | 에스케이하이닉스 주식회사|고려대학교 산학협력단 | 출원일 | 2008년 2월 14일 |
공개일 | 2009년 8월 19일 | 공고일 | 2010년 8월 6일 |
요약 |
본 발명의 락킹 상태 검출기는, 기준 클럭과 피드백 클럭의 위상을 비교하여 제 1 위상차 범위를 판별하는 제 1 위상차 판별 신호와 상기 제 1 위상차 범위보다 더 넓은 제 2 위상차 범위를 판별하는 제 2 위상차 판별 신호를 생성하는 위상 비교부; 및 상기 제 1 위상차 판별 신호 및 상기 제 2 위상차 판별 신호에 응답하여 락킹 상태 신호를 생성하는 락킹 상태 설정부;를 포함하는 것을 특징으로 한다. DLL 회로, 락킹 상태 검출기, 위상차 범위
|
특허명 | 출원일 | ||
---|---|---|---|
지연된 클록 신호를 발생하는 장치 및 방법 | 2003년 8월 4일 | ||
고속 듀티 사이클 보정 회로 | 2011년 10월 28일 | ||
클럭 및 데이터 복원 회로 및 그 방법 | 2014년 5월 26일 | ||
차지 펌프 및 이를 이용한 위상 동기 루프 회로 | 2013년 4월 17일 | ||
클럭 생성 회로 | 2012년 3월 30일 |