특허명 | LDPC 부호의 복호를 위한 방법 및 장치 | ||
출원인 | 고려대학교 산학협력단 | 출원일 | 2018년 10월 15일 |
공개일 | None | 공고일 | 2019년 11월 15일 |
요약 |
본 발명은 LDPC 부호의 복호를 위한 방법 및 장치에 관한 것으로, 본 발명의 일 실시예에 따른 LDPC 부호의 복호를 위한 방법은, 장치가 저밀도 패리티 검사(low density parity check, LDPC) 부호를 복호하는 방법에 있어서, 복수의 체크 노드(check node) 각각으로부터 상기 복수의 체크 노드 각각에 연결된 복수의 변수 노드(variable node) 각각으로 전달되는 체크-변수 메시지 값을 연산하는 단계, 상기 연산된 적어도 하나의 체크-변수 메시지 값에 기반하여, 상기 복수의 변수 노드들 각각의 사후 확률 로그 우도 비(a posteriori probability log likelihood ratio, APP LLR) 값을 연산하는 단계, 상기 APP LLR 값에 기초하여 디코딩 비트열을 결정하고, 패리티 검사 행렬을 이용하여 상기 디코딩 비트열이 정당한 부호어인지를 판단하는 단계, 상기 디코딩 비트열이 정당한 부호열이 아닌 경우, 일정 측정 간격을 두고 모두 실패한 패리티 검사(Consecutive Unsatisfied Parity Check, CUPC) 개수를 산출하는 단계, 상기 CUPC 개수와 기 설정된 임계값을 비교하여 복호 실패 여부를 판단하는 단계를 포함한다.
|
특허명 | 출원일 | ||
---|---|---|---|
LDPC 부호의 셔플 복호를 위한 복호 순서 결정 방법 및 장치 | 2017년 11월 30일 | ||
LDPC 코드의 디코딩을 위한 장치 및 방법 | 2016년 8월 2일 | ||
바이패스 신호를 이용한 저밀도 패리티 검사 코드의 복호화 방법 및 그 방법에 따른 장치 | 2014년 4월 28일 | ||
하둡 플랫폼을 이용한 전산유체역학의 시뮬레이션 장치 및 방법 | 2014년 12월 11일 | ||
저밀도 패리티 검사 코드를 지원하는 통신 시스템에서 신호를 수신하는 장치 및 방법 | 2016년 3월 10일 |