특허명 | 비트 시리얼 HIGHT 연산 장치 및 그 방법, 그 방법을 프로세서가 수행하도록 하기 위한 명령어를 포함하는 컴퓨터 판독 가능한 기록매체 및 컴퓨터 프로그램 | ||
출원인 | 국방과학연구소|고려대학교 산학협력단 | 출원일 | 2019년 9월 26일 |
공개일 | 2021년 4월 5일 | 공고일 | - |
요약 |
본 발명은 비트 시리얼 HIGHT 연산 장치 및 그 방법, 그 방법을 프로세서가 수행하도록 하기 위한 명령어를 포함하는 컴퓨터 판독 가능한 기록매체 및 컴퓨터 프로그램에 관한 것으로, 입력되는 마스터키(MasterKey)를 이용하여 초기변환 및 최종변환을 위한 화이트닝키(WhiteningKey)와 라운드 연산을 위한 서브키(SubKey)를 선택 제공하되, 상기 마스터키를 키 쉬프트 레지스터를 통해 연산하여 상기 화이트닝키 또는 서브키를 제공하는 키 스케줄링 모듈부와, 입력되는 평문(Plain Text)을 상기 화이트닝키 또는 서브키를 이용하여 상기 초기변환, 라운드 연산 및 최종변환을 수행하여 출력하되, 상기 평문이 입력되어 제 1 텍스트 쉬프트 레지스터에 저장된 쉬프트 데이터와 상기 화이트닝키 또는 서브키를 이용하여 연산하는 라운드 함수 모듈부를 포함함으로써, 데이터 제어에 필요한 멀티플렉서(MUX)를 최소화할 수 있고, 매 사이클마다 1비트 단위의 연산을 지연없이 수행할 수 있다.
|
특허명 | 출원일 | ||
---|---|---|---|
확장 키를 이용한 블록 암호화 방법 및 그 방법에 따른 장치 | 2014년 7월 4일 | ||
AES의 CTR 모드에 따른 암호화 장치 및 방법 | 2011년 5월 26일 | ||
모바일 메시지 암호화 방법, 이 방법을 수행하는 프로그램을 기록한 컴퓨터 판독가능 기록매체 및 이 방법을 저장한 다운로드 서버 | 2014년 2월 28일 | ||
뇌 신호 기반 기기 제어를 위한 뇌-컴퓨터 인터페이스 장치 및 방법 | 2017년 3월 22일 | ||
삼상 교류 신호의 지연 보상 시스템, 방법, 및 상기 방법을 실행시키기 위한 컴퓨터 판독 가능한 프로그램을 기록한 매체 | 2011년 7월 21일 |