특허명 | 비트 카운터를 이용하는 컴퓨팅 시스템 및 방법 | ||
출원인 | 에스케이하이닉스 주식회사|고려대학교 산학협력단 | 출원일 | 2018년 11월 7일 |
공개일 | 2020년 5월 15일 | 공고일 | - |
요약 |
본 발명은 비트 카운터를 기반으로 address를 hashing하여 index bit를 결정함으로써 cache에서 일부 set로 집중된 접근으로 인한 cache conflict miss를 방지하여 반도체 장치으로의 접근 횟수를 줄이며 동시에 반도체 장치의 동일 bank로의 연속적인 접근을 방지하여 반도체 장치의 bank conflict를 감소시킬 수 있는 비트 카운터를 이용하는 컴퓨팅 시스템을 제공할 수 있다. 본원의 제1 발명에 따른 비트 카운터를 이용하는 컴퓨팅 시스템은, 호스트 장치; 상기 호스트 장치의 데이터를 임시 저장하고, 복수의 세트를 포함하는 Cache; 상기 호스트 장치로부터 복수 비트의 캐시 어드레스를 수신하고, 복수의 비트 카운터 유닛을 이용하여 상기 캐시 어드레스를 계수하고, 상기 Cache의 해시 함수를 결정하는 캐시 콘트롤러; 반도체 장치; 및 상기 캐시 콘트롤러로부터 상기 캐시 어드레스를 수신하고, 상기 캐시 어드레스와 반도체 장치 어드레스를 매핑하는 메모리 콘트롤러를 포함할 수 있다.
|
특허명 | 출원일 | ||
---|---|---|---|
비휘발성 메모리 모듈을 포함하는 컴퓨팅 시스템 및 그 방법 | 2018년 6월 15일 | ||
비휘발성 메모리 모듈을 포함하는 컴퓨팅 시스템 | 2018년 8월 2일 | ||
저밀도 패리티 검사 부호용 장치 | 2012년 3월 12일 | ||
결함 정보 저장 테이블을 이용한 리페어 분석 시스템 및 그의 리페어 분석 방법 | 2018년 2월 26일 | ||
가상화 시스템에서의 메모리 관리 방법 | 2012년 12월 31일 |