특허명 | 버퍼 회로, 듀티 보정 회로 및 능동 디커플링 커패시터 | ||
출원인 | 에스케이하이닉스 주식회사|고려대학교 산학협력단 | 출원일 | 2010년 12월 21일 |
공개일 | 2012년 6월 29일 | 공고일 | 2017년 11월 20일 |
요약 |
본 발명의 버퍼 회로는 전원 전압 및 출력 노드 사이에 연결된 로드부, 출력 노드 및 제 1 노드 사이에 연결되어 입력 신호를 입력받는 입력 신호 수신부, 제 1 노드 및 접지 전압 사이에 연결된 소스부 및 출력 노드의 출력 신호에 응답하여 바이어스 전압을 출력하는 제어부를 포함하고, 소스부는 바이어스 전압에 따라 제 1 노드에서 상기 접지 전압으로 흐르는 전류량이 조절된다.
|
특허명 | 출원일 | ||
---|---|---|---|
네거티브 캐패시턴스의 능동 제어를 통한 LDO 레귤레이터의 공급 전원 잡음 제거율을 향상시키는 회로 | 2015년 8월 27일 | ||
고속 듀티 사이클 보정 회로 | 2011년 10월 28일 | ||
지연된 클록 신호를 발생하는 장치 및 방법 | 2003년 8월 4일 | ||
물리적 복제 방지 기능을 이용한 기기 인증 시스템 및 방법 | 2015년 3월 24일 | ||
클럭 생성 회로 | 2012년 3월 30일 |