특허명 | 주파수 체배 시스템 및 그 제어 방법 | ||
출원인 | 고려대학교 산학협력단 | 출원일 | 2008년 7월 30일 |
공개일 | 2010년 2월 9일 | 공고일 | 2011년 2월 14일 |
요약 |
본 발명은 주파수 체배 기술을 개시한다. 즉, 불규칙한 지연차를 갖는 다중 지연 클럭을 비교하고, 다중 지연 클럭 간의 지연 미스매치를 자기 보정하여 규칙적이며 일정한 지연 펄스 폭을 형성하는 저지터의 다중 지연 클럭을 생성 및 주파수 체배하는 주파수 체배 시스템 및 그 제어 방법을 구현함으로써, 제어 전압이 리셋될 때 그라운드 값으로 떨어지는 것을 방지하여 오동작의 발생 가능성을 제거됨과 더불어 해당 체배비에 맞게 양상된 깨끗한 체배 클럭을 다수개 생성하고, 이 생성된 체배 클럭을 제공받은 임베디드 시스템 혹은 임베디드 프로세서의 고정밀 성능 향상을 고조시킨다. 지연고정루프, 시간 오차 비교기, 주파수 체배기, 자기 보정
|
특허명 | 출원일 | ||
---|---|---|---|
지연고정루프 기반의 주파수 체배 시스템 및 그 체배 방법 | 2008년 7월 17일 | ||
주 메모리의 에러 셀 회피를 위한 스택 및 힙 메모리 관리 장치 및 그 방법 | 2016년 4월 29일 | ||
위상 고정 루프 및 그 인젝션 락킹 방법 | 2014년 6월 20일 | ||
위상 주파수 검출 방법 및 장치 | 2011년 11월 17일 | ||
반도체 장치 및 그의 글로벌 동기형 동적 전압 주파수 스케일링 방법 | 2014년 6월 20일 |