특허명 | 스파이킹 뉴럴 네트워크에 대한 연산량을 감소시키는 STDP 기반의 뉴로모픽 연산처리장치 | ||
출원인 | 고려대학교 산학협력단 | 출원일 | 2019년 3월 7일 |
공개일 | 2020년 9월 17일 | 공고일 | - |
요약 |
본 출원의 일 실시예에 따르는 STDP 기반의 뉴로모픽 연산처리장치는, 스파스 코딩 알고리즘에 기초하여, 스파이킹 뉴럴 네트워크에 대한 연산 동작을 수행하는 컴퓨팅 모듈 및 소정시간 동안, 프리 스파이크를 발화하지 않는 제1 적어도 하나의 프리 뉴런과 포스트 스파이크를 발화하지 않는 제1 적어도 하나의 포스트 뉴런을 상기 연산 동작에서 스킵시키는 컨트롤러를 포함한다.
|
특허명 | 출원일 | ||
---|---|---|---|
비지도 학습장치 및 그 학습방법 | 2018년 6월 11일 | ||
메모리 장치 및 메모리 장치의 인코딩 방법 | 2018년 3월 2일 | ||
디지털 LDO 레귤레이터 및 그 동작 방법 | 2018년 11월 9일 | ||
데이터 통신용 송신기 | 2011년 12월 14일 | ||
모놀리식 3D 기반 뉴로모픽 칩 | 2019년 2월 8일 |